|
服务说明 Verilog版 本書系統(tǒng)地介紹了EDA技術和Verilog HDL硬件描述語言,將Verilog HDL的基礎知識、編程技巧和實用方法與實際工程開發(fā)技術在Quartus II /Vivado上很好地結合起來,使讀者通過本書的學習能迅速了解并掌握EDA技術的基本理論和工程開發(fā)實用技術,為后續(xù)的深入學習和發(fā)展打下堅實的理論與實踐基礎。 作者依據(jù)高校課堂教學和實驗操作的規(guī)律與要求,并以提高學生的實際工程設計能力和自主創(chuàng)新能力為目的,合理編排全書內容。全書共分為6個部分:EDA技術的概述、Verilog HDL語法知識及其實用技術、(Quartus II/Vivado工具應用)及IP核的詳細使用方法、有限狀態(tài)機設計技術、16/32位實用CPU設計技術、Verilog仿真與Test Bench編寫方法,除個別章節(jié)外,大多數(shù)章都安排了相應的習題和大量針對性強的實驗與設計項目。書中列舉的Verilog HDL示例都經編譯通過或經硬件測試通過。 本書主要面向高等院校本、?频EDA技術和Verilog HDL語言基礎課,推薦作為電子工程、通信、工業(yè)自動化、計算機應用技術、電子對抗、儀器儀表、人工智能等學科專業(yè)和相關實驗指導課的教材用書或主要參考書,同時也可作為電子設計競賽、FPGA開發(fā)應用的自學參考書。 VHDL版 本書系統(tǒng)地介紹了EDA技術和VHDL硬件描述語言,將VHDL的基礎知識、編程技巧和實用方法與實際工程開發(fā)技術在Quartus II /Vivado上很好地結合起來,使讀者通過本書的學習能迅速了解并掌握EDA技術的基本理論和工程開發(fā)實用技術,為后續(xù)的深入學習和發(fā)展打下堅實的理論與實踐基礎。 依據(jù)高校課堂教學和實驗操作的規(guī)律與要求,并以提高學生的實際工程設計能力和自主創(chuàng)新能力為目的,合理編排全書內容。全書共分為7個部分:EDA技術的概述、VHDL語法知識及其實用技術、Quartus II/Vivado及IP核的詳細使用方法、有限狀態(tài)機設計技術、16/32位實用CPU設計技術及創(chuàng)新實踐項目、基于基于ModelSim的Test Bench仿真技術、基于MATLAB和DSP Builder平臺的EDA設計技術及大量實用系統(tǒng)設計示例。除個別章節(jié)外,大多數(shù)章都安排了相應的習題和大量針對性強的實驗與設計項目。書中列舉的VHDL示例都經編譯通過或經硬件測試通過。 本書主要面向高等院校本、專科的EDA技術和VHDL語言基礎課,推薦作為電子工程、通信、工業(yè)自動化、計算機應用技術、電子對抗、儀器儀表、人工智能等學科專業(yè)和相關實驗指導課的教材用書或主要參考書,同時也可作為電子設計競賽、FPGA開發(fā)應用的自學參考書。 可直接掃碼下載資料 可提供資料: 可掃碼申請樣書 |