|
KX_DG3B
收藏
目前我國絕大多數(shù)本科數(shù)字電路課程完成后的學生獲得的僅為基于74系列器件的基礎數(shù)字邏輯認知,和一些驗證性數(shù)字電路設計常識,自主設計乃至創(chuàng)新設計完全談不上。然而社會對本科人才的要求并未因此而有所降低。圖5-1是美國密西根大學本科一年級學生在教師的指導下完成的復雜數(shù)字系統(tǒng)設計:PS2鍵盤控制的電子琴設計,演奏中五線譜樂符在VGA上顯示;清華大學本科二年級學生自主設計的全數(shù)字立體聲播放系統(tǒng),音量和歌曲通過接口于FPGA的PS/2鍵盤調協(xié)和選擇,含VGA控制顯示 主系統(tǒng)資源: ★ 此系統(tǒng)在確保完成傳統(tǒng)數(shù)字電路實驗的前提下,通過所提供的平臺使實驗者的自主設計水平和自主創(chuàng)新能力最大程度的提高成為可能。系統(tǒng)分為兩大可互為支持的實驗區(qū): 一、基于傳統(tǒng)的手工設計技術之原理驗證與原理設計性實驗區(qū); ★ 原理驗證與原理設計性實驗區(qū)中主要通過數(shù)字電路傳統(tǒng)實驗方法,如利用接插線的方法使用74系列數(shù)字器件完成傳統(tǒng)的實驗。但為了能與自主設計與自主創(chuàng)新平臺有機融合,此區(qū)域的接插線方式有3種: 1、主板帶插孔的傳統(tǒng)接插線方式; 2;主板帶插針的高速線方式; 3、排線座與排線方式。從而可使實驗者從傳統(tǒng)實驗項目向自主設計的創(chuàng)新實驗實現(xiàn)無縫過渡! 二、基于現(xiàn)代自動設計技術之自主設計與自主創(chuàng)新實驗區(qū)。 ★ 自主設計與自主創(chuàng)新實驗區(qū)主要由含20萬邏輯門的CycloneII新型大規(guī)模FPGA EP2C5構成。它包含4608個LEs、5064個觸發(fā)器、12萬個可編輯RAM/ROM存儲單元、2個參數(shù)可設置型嵌入式鎖相環(huán)(可倍頻至400MHz)、26個9bit乘9bit可編輯數(shù)字乘法器。在QuartusII設計平臺中含有幾乎所有類型的74系列器件的庫。具體使用和實驗方法,包括在FPGA上完成傳統(tǒng)74系列器件構成的實驗方法,以及傳統(tǒng)實驗向創(chuàng)新實驗過渡的方法都可參考科學出版社的《數(shù)字電子技術與數(shù)字系統(tǒng)》一書。 硬件配置: 一、傳統(tǒng)實驗配置: 1、模板由2mm具有良好電磁兼容性的雙層SX8200-J板構成。 集成電路插座(若干8P、14P、16P、20P、28P、40P等)、并配有74系列芯片,三組高、中、低蜂鳴器模塊、電位器等。 標配傳統(tǒng)器件有:74164、74165、74191、7474、74138、7448、74148、74393 2、電源有自動保護的+5V,+12V、-12V、、+3.3V、+1.2V(用于FPGA)。 3、通過鎖相環(huán)可獲得的時鐘頻率有10M-400MHz;通過DDS函數(shù)信號發(fā)生器可獲得0.05Hz至15MHz之間任何頻率,步進精度0.03Hz;通過標準時鐘可獲得標準時鐘頻率:0.5Hz、1Hz、4、8、16、64、128、256、512、1024、4096、32768、65536、312.5、1.25M、2.5M、5M、10M、20MHz等19個頻率。 4、配有20P、16P、14P,專用插孔的IC座,并配有專用插線 二、基于自動設計技術的自主設計配置: 1、DDS函數(shù)信號發(fā)生器。 ◆等精度頻率計特性:頻率測試范圍0.1Hz~270MHz,全程精度恒為1/100000 ,TTL電平輸入測占空比(精度0.1%)和脈寬(精度0.001微秒)計數(shù)最高速率270MHz,可控制計數(shù)、停止、清零 ◆波形輸出:正弦波、矩形波、三角波、鋸齒波、梯形波、任意波、李薩如圖形信號輸出 ◆掃頻特性:掃頻方式有:線性內部、線性外部、對數(shù)內部、對數(shù)外部共4種掃描方式。掃頻過程中同步顯示輸出頻率,并可隨時停止掃描,并顯示出該點頻率,暫停后又可繼續(xù)掃描。掃描范圍:在0.03Hz~15MHz,在此范圍內,掃描起始與終點、掃描速率(10s~100μs, ◆調制信號:調制類型有:幅度調制AM,頻率調制FM、相位調制PM。調制深度0% ~ 99%、幅度鍵控ASK相位鍵控PSK、頻率鍵控FSK。 2、嵌入式邏輯分析儀?衫幂d于DDS函數(shù)信號發(fā)生器中的嵌入式邏輯分析儀SignalTapII對實驗模塊進行實時測試,引導學生與工程實際0接觸。 3、兩個4位BCD碼和HEX十六進制碼發(fā)生器;12個高低電平發(fā)生開關、4X4控制鍵盤、16個沒有任何毛刺,及純凈的的單脈沖發(fā)生(琴鍵式)鍵。 4、16個發(fā)光管、兩個7段顯示的數(shù)碼、6個帶BCD/HEX16進制碼譯碼器的數(shù)碼管、2個可發(fā)出BCD/HEX輸出碼的控制鍵 5、4行X20字液晶屏。 6、USB-Blaster編程器一個、ByteBlasterMV編程模塊一個。 7、5功能智能邏輯筆一個:測高電平、低電平、中電平、高阻態(tài)、脈沖。 8、AD、雙通道DAC,實驗模塊,以及直流電機和步進電機等。 8、74系列快速實驗經(jīng)典器件模塊 9、提供與科學出版社20011年10月出版的《數(shù)字電子技術基礎》所有實驗全配套 3類實驗項目: 1、利用傳統(tǒng)器件(如74系列器件)以傳統(tǒng)的方式完成數(shù)字電路實驗。KX_DG3提供完成所有此類實驗的平臺; 2、作為向自主設計平臺過渡訓練,利用QuartusII在FPGA上重復完成以上所有傳統(tǒng)數(shù)字電路實驗,但利用先進的時序仿真器來測試電路模型,包括競爭冒險現(xiàn)象等等(方法可參考科學出版社的《數(shù)字電子技術與數(shù)字系統(tǒng)》); 3、利用DDS函數(shù)信號發(fā)生器、QuartusII、時序仿真工具、嵌入式邏輯分析儀SignalTapII、在系統(tǒng)讀寫器In-System Memory Content Editor等,實現(xiàn)自主設計,培養(yǎng)自主設計和自主創(chuàng)新能力。使學生在數(shù)字電路學習階段就能在原理認知、動手能力、實踐水平和創(chuàng)新意識方面較之傳統(tǒng)實驗方式的訓練有質的飛躍,為后期的學習打好堅實的理論與實踐基礎。 基于EDA技術的實驗:(部分) 1、3-8譯碼器構成1位全加器 2、基于CASE語句的3-8譯碼器構成1位全加器 3、1位全加器設計 4、16進制數(shù)至7段LED顯示譯碼器 5、抖動消除電路設計 6、基于74161的12進制計數(shù)器 7、基于廣義譯碼器的計數(shù)器 8、基于廣義譯碼器的12進制計數(shù)器 9、基于一般模型的異步預置型12進制計數(shù)器 10、基于一般模型的抗干擾型10進制計數(shù)器 11、基于一般模型的可預置型計數(shù)器 12、基于LPM計數(shù)器模塊的8位可預置型計數(shù)器 13、步進電機雙向控制電路設計 14、步進電機控制 15、直流電機控制 16、簡易波形發(fā)生器設計 17、基于DDS的信號發(fā)生器 18、狀態(tài)機控制ADC采樣 19、6位普通頻率計設計 20、模型數(shù)字電子琴設計 21、樂曲自動演奏電路設計 22、乒乓球游戲電路設計 24、VGA彩條信號控制設計 25、VGA圖像顯示控制電路設計 26、等精度頻率計設計 28、提供基于數(shù)字電路創(chuàng)新實驗: 29、PS2鍵盤控制電子琴; 30、VGA顯示游戲; 31、打字游戲 32、PS2控制俄羅斯方塊游戲; 等等 |