|
GW48-CP3+
收藏
現(xiàn)代計算機組成與SOC創(chuàng)新設計開發(fā)系統(tǒng) 型號:KX-CP3+ 杭州康芯推出的現(xiàn)代計算機組成原理/設計實驗開發(fā)系統(tǒng)參考了國外著名大學計算機組成與設計實驗系統(tǒng)的功能與結構,代表了全新的符合國外知名高校同類學科的計算機組成原理實驗理念,為實驗者提供了先進的學習平臺,克服了傳統(tǒng)實驗中單純基于原理驗證模式的,與實際工程技術脫鉤,學用脫節(jié),甚至誤導的缺陷;讓學生有機會接觸到最新的計算機組成與設計方面的知識,使理論學習與工程設計相結合,知識傳授與自主創(chuàng)新能力培養(yǎng)相結合,同時也與國際上大多數(shù)高校的計算機組成原理課實驗內(nèi)容與方法接軌。 ★ GW48-CP系列的優(yōu)勢與特色: ◇ 在計算機設計方面能強化專業(yè)特色。目前國內(nèi)不少計算機專業(yè)本科生就業(yè)率堪憂,癥結何在?事實上本科計算機專業(yè)的課程,高職高專中也類同;而本科電子、通信、自動化等專業(yè)也有同類課程;顯然在職場上,前者待遇要求不高,后者專業(yè)特色明顯,而計算機專業(yè)學生將處于不利地位。競爭世界,特色乃生存根本!目前計算機專業(yè)課程設置和實驗內(nèi)容殛需改革! ◇ 規(guī)范而完整的配套教材。配套教材:《現(xiàn)代計算機組成原理》“十一五”國家級規(guī)劃教材”,國家級精品教材(說明國家級精品教材評審專家對于該教材中的教學理念、教學內(nèi)容、實驗內(nèi)容和實驗模式的認可與推薦),含教材配套教學課件和實驗課件,示例豐富,多數(shù)基于SOC片上系統(tǒng)設計理念。 該教材也在一定程度上解決了國內(nèi)本科計算機專業(yè)教學中普遍存在并亟待解決的弊端:只學軟件設計不學硬件設計、只學軟件計算機語言不學硬件計算機語言、只學使用計算機而不學設計計算機。 ◇ 滿足現(xiàn)代計算機工程的必要條件。無論是傳統(tǒng)8位驗證性模型計算機設計,還是自主CPU設計,乃至32位嵌入系統(tǒng)設計,都能由單一FPGA實現(xiàn),這與現(xiàn)代SOC片上系統(tǒng)設計技術相吻合。 ◇ 實驗內(nèi)容面向工程實際。這使學生不僅僅了解計算機的工作原理,更能自主設計,培養(yǎng)人才市場急需的自主創(chuàng)新型人才。 ◇ 能完成計算機體系結構相關實驗。除能完成基于EDA的計算機組成實驗外,還能完成計算機體系結構課程相關的實驗。 ◇ 提供實現(xiàn)滿足工程實際的IP核。如MAMTOR公司的8086/8088 8255 IP核,8051/8052核,ALTERA的32位NiosII核等,以現(xiàn)代全新的技術和方式完成實驗與設計。 ◇ 能完成現(xiàn)代計算機組成原理課的前期課程及實驗。即包括實現(xiàn)硬件描述語言HDL教學實驗的全部內(nèi)容。 ◇ 將畢業(yè)設計內(nèi)容與工程需求同就業(yè)需求相結合。使學生能與現(xiàn)代電子工程技術0接觸,為畢業(yè)設計學生提供面向工程實際,自主設計和創(chuàng)新開拓的題目,使求職者擁有更雄厚的就業(yè)資本,使學生一跨出校門就擁有社會急需的競爭力 ★ 傳統(tǒng)/現(xiàn)代計算機組成原理實驗系統(tǒng)性能特點比較
系統(tǒng)配置:
一、計算機組成原理與計算機體系結構類: ◇ 算術運算器、ROM、單雙口RAM、FIFO、FPGA外部RAM/Flash存儲器實驗; ◇ 微控制器時序電路、乘法累加器設計、程序計數(shù)器與地址寄存器; ◇ 微控制器設計、總線控制器、鎖相環(huán)應用、嵌入式邏輯分析儀應用等; ◇ 8位微程序控制的模型計算機的設計與實現(xiàn)。包括CPU設計,硬件指令設計,軟硬件聯(lián)合開發(fā)等; ◇ 基于FPGA的片上系統(tǒng)(SOC)的MCS-51單片機IP核實驗與設計 ◇ 基于狀態(tài)機的完整16位CPU設計。包括CPU設計,硬件指令設計,軟硬件聯(lián)合開發(fā),SOC實現(xiàn)等; ◇ 基于流水線構架的16位RISC CPU設計及計算機體系結構相關實驗, ; ◇ 基于FPGA的片上系統(tǒng)32位軟核嵌入式系統(tǒng)軟硬件設計; ◇ 計算機系統(tǒng)創(chuàng)新設計與實驗。 二、硬件描述語言HDL與EDA技術類實驗和設計。如移位相加硬件乘法器設計、用流水線技術設計高速數(shù)字相關器、線性反饋移位寄存器設計、VGA圖像顯示控制器設計、直接數(shù)字式頻率合成器設計等實驗。 三、基于單片F(xiàn)PGA的8086/8088 CPU核,8253/8254 IP核(定時器);8250 IP核(UART串行通信);8237 IP核(DMA控制器);8259 IP核(可編程中斷控制器),鎖相環(huán)核等經(jīng)典IBM計算機系統(tǒng)設計。由于8086/8088核的全兼容性,傳統(tǒng)微機原理及微機接口實驗中的C和8086匯編程序都能直接由該核運行,完成基于EDA技術的微機原理及微機接口方面的部分實驗。 四、全國大學生電子設計競賽培訓及開發(fā)。能承擔大學生電子設計競賽中許多設計題目的培訓任務,進一步強化計算機學生基于現(xiàn)代電子技術的硬件系統(tǒng)設計能力。 五、基于MATLAB和DSP Builder的全硬件高速DSP系統(tǒng)實驗和設計(需要增配多通道超高速ADC/DAC適配板)。 ★ 實驗調(diào)試途徑: ◇ 時序仿真和功能仿真:基于Quartus II,可完成軟硬件聯(lián)合調(diào)試的Timing /Functional Simulation,延時精度小于1ns。這是傳統(tǒng)實驗模式所無法比擬的。該仿真工具將使學生更加深入地理解計算機的工作時序。 ◇ 嵌入式邏輯分析儀測試:基于Quartus II,可使用嵌入式邏輯分析儀SignalTapII對CPU內(nèi)部的任何信號節(jié)點和總線數(shù)據(jù)進行實時測試和觀察(圖13-46),號通過實驗系統(tǒng)配置的USB-Blaster送到PC機屏幕觀察。也可軟硬件同步觀察。 ◇ 在系統(tǒng)RAM/ROM測試:基于QuartusII,使用In-System Memory Content Editor對FPGA中CPU的ROM/RAM下載程序代碼,并實時觀察CPU運行過程中數(shù)據(jù)RAM中的內(nèi)容變化,并實時編輯。這是調(diào)試CPU工作軟件的一種有效方法。 ◇ 利用實驗系統(tǒng)上的(黑白或彩色)液晶屏、數(shù)碼管、發(fā)光管和各類信號源等進行調(diào)試和觀察。 |