|
服务说明 提供Intel(ALTERA)、XILINX、紫光同創(chuàng)(國產FPGA)課后VHDL\Verilog HDL實驗源碼和資料 第9章 Verilog Test Bench仿真與時序分析.pdf 提供課后配套實驗(基于Intel、紫光同創(chuàng)、XILINX VHDL\Verilog HDL) 內 容 簡 介 本書根據課堂教學和實驗操作的要求,以提高實際工程設計能力為目的,深入淺出地對EDA技術、VHDL/Verilog HDL硬件描述語言、FPGA開發(fā)應用及相關知識做了系統和完整的介紹,使讀者通過本書的學習并完成推薦的實驗,能初步了解和掌握EDA的基本內容及實用技術。 本書包括EDA的基本知識、常用EDA工具的使用方法和目標器件的結構原理、以向導形式和實例為主的方法介紹的多種不同的設計輸入方法、對VHDL/Verilog的設計優(yōu)化以及基于EDA技術的典型設計項目。各章都安排了習題或針對性較強的實驗與設計。書中列舉的大部分VHDL/Verilog設計實例和實驗示例實現的EDA工具平臺是Quartus II 13.1/16.1,硬件平臺是Cyclone IVE/10LC系列FPGA,并在EDA實驗系統上通過了硬件測試。 本書可作為高等院校電子工程、通信、工業(yè)自動化、計算機應用技術、電子對抗、儀器儀表、數字信號或圖像處理等學科的本科生或研究生的電子設計、EDA技術課程和VHDLVerilog HDL硬件描述語言的教材及實驗指導書,同時也可作為相關專業(yè)技術人員的自學參考書。 |